完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
当我实现具有BlockRAM的ngc文件的项目时,将出现以下消息:
警告:NgdBuild:486 - “RAMB36_EXP”类型的符号“BU2_U0_blk_mem_generator_valid.cstr_ramloop [3] .ram.r_v5_noinit.ram_SP.WIDE_P RIM36.TDP”上不允许属性“SIM_MODE”。 该属性将被忽略。 这可以吗? ISE版本:10.1.03(lin) 谢谢 以上来自于谷歌翻译 以下为原文 When I implemation the project which has a ngc file of BlockRAM, the following message will be appeared: WARNING:NgdBuild:486 - Attribute "SIM_MODE" is not allowed on symbol "BU2_U0_blk_mem_generator_valid.cstr_ramloop[3].ram.r_v5_noinit.ram_SP.WIDE_P RIM36.TDP" of type "RAMB36_EXP". This attribute will be ignored. Is that OK? ISE version: 10.1.03(lin) Thanks |
|
相关推荐
2个回答
|
|
我得到同样的警告(很多次)。
这从来都不是问题。 巴里 以上来自于谷歌翻译 以下为原文 I get the same warning (many times). It has never been a problem. Barry |
|
|
|
我认为这个警告可以安全地忽略。
SIM_MODE是仅用于模拟的属性。 默认值为SAFE,其他值为FAST,用于减少模拟运行时间。 维维安 以上来自于谷歌翻译 以下为原文 I think this warning can be safely ignored. SIM_MODE is an attribute that is only used for simulation. The default value is SAFE and the other value is FAST which is used to reduce the simulation run-time. Vivian |
|
|
|
只有小组成员才能发言,加入小组>>
2436 浏览 7 评论
2833 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2305 浏览 9 评论
3383 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2479 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1570浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
606浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
471浏览 1评论
2022浏览 0评论
745浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-4 19:38 , Processed in 1.095493 second(s), Total 78, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号