完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
Verilog HDL 中进行时序控制分别通过下面两种方式进行:
• 延时控制; • 事件控制。 延时控制的语法如下:
延时控制定义为执行过程中首次遇到该语句与该语句的执行的时间间隔。延时控制表示在语句执行前的“等待时延”。下面是一个延时控制的例子:
事件控制有两种方式:边沿触发事件控制和电平敏感事件控制。边沿触发事件是指指定信号的边沿发生跳变时发生指定的行为,下面是边沿触发事件控制的语法和实例:
在电平敏感事件控制中,进程语句或进程中的过程语句一直延迟到条件变为真后才执行。 下面是电平敏感事件控制的语法和实例:
|
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
2857 浏览 3 评论
27616 浏览 2 评论
3430 浏览 2 评论
3956 浏览 4 评论
基于采用FPGA控制MV-D1024E系列相机的图像采集系统设计
2299 浏览 3 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-15 06:44 , Processed in 0.323658 second(s), Total 39, Slave 31 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号