完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我在用zedboard和FMCOMMS3进行ad9361的开发,使用官方提供的基于ARM的程序没有问题。
现在我想用纯verilog hdl(没有用ARM)通过SPI对ad9361的寄存器进行了配置,具体配置寄存器的值在附件中 通过过程中回读寄存器可以看到 : 0x05E==8‘h80 (BBPLL 锁定) 0x244==8’hA9 (RX CP校准) 0x284==8'hA7 (TX CP校准) 0x247==8'h02 (RX RFPLL锁定) 0x287==8'h02 (TX RFPLL锁定) RXFILTER、TXFILTER、BBDC、RFDC、TXQUAD也都锁定和校准成功 现在的问题是:将TX1通道接到频谱仪上没有任何的信号输出 AD9361我配置的是单通道、LVDS输出,DATA_CLK,FB_CLK也都有输出,数字接口部分我参照AD9361的IP核编写的TX_FRAME时序,TX_DATA始终为12‘hFFF,理论上在频谱仪应该有单音信号 请问各位觉得可能是SPI配置寄存器的问题,还是数字接口部分时序出现问题的可能性大呢 |
|
相关推荐
2个回答
|
|
楼主你好?单纯更改Device Rev配置芯片的参数改变了吗?为什么更改了device Rev就能出现频谱了呢? |
|
|
|
只有小组成员才能发言,加入小组>>
2242个成员聚集在这个小组
加入小组ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1776 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4155 浏览 2 评论
8869 浏览 1 评论
3073 浏览 1 评论
7059 浏览 2 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1224浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1534浏览 2评论
1468浏览 2评论
1236浏览 1评论
1067浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-9-20 12:37 , Processed in 0.849645 second(s), Total 50, Slave 45 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号