完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
AD9361 lvds模式接口。
之前用ad9361时至调试了cmos接口,现在调试一下lvds模式。 接口模式 : 2r2t 每个通道数据率(40×2×12bit)i/q两路,fdd模式 我产生2个单载波信号,发射通道0调制1m中频,通道2调制2m中频,发射本振为1800m,从频谱仪中看到2个通道发出的信号均是1800m,幅值为-9dbm(我衰减了20dbm),所以幅值是对的。然后我用发射自测模式测试一下,发现测试模式是可以调制上去的,(自测模式输出1801.2m)。 从这个现象我是不是可以得出这样的结论 (1)寄存器配置没有问题,自测模式测试通过 (2)发射管脚配置没有问题,非自测模式程序,发射通道可以发出-9dbm的信号 (3)接口时序应该有问题吧 希望专家可以回复,解答 |
|
相关推荐
9个回答
|
|
测试中发现data_clkp & n 160m幅值太弱,导致程序中的DCM工作不正常,调试中
|
|
|
|
OK. 如果是硬件问题请检查电路板,看看接口负载是否达到协议要求。希望你早日调试成功 |
|
|
|
硬件平台用的是zynq开发板+9361开发板,我发射部分调试完了。接收部分调试时遇到些问题,对lvds接收时序处理的不好(dataclk时钟和rxframe之间的关系由于信号路径的延迟导致发生了变化),我想问下有接收部分的vhdl的参考代码吗? |
|
|
|
wyerwwr 发表于 2018-8-30 18:14 接收已ok |
|
|
|
你好,帅锅,请问你的发射信号的时序是怎么处理的呢,fb_clk、tx_frame、po我用的是cmos,全双工,fdd,我用dds产生4m的正弦波,本振设置为2.5G我的理解输出应该我2.504G但是,实际上输出端还是本振信号,我哪个地方没有弄对吗?望指教。 |
|
|
|
jfuwrwer 发表于 2018-8-30 18:47 好像要加一个偏置。。 |
|
|
|
帅哥,我也在测试发送通道,想产生一个基带信号测试,你做过没?能否加扣扣交流一下1689725056 |
|
|
|
对的,管脚电平约束却是要多加注意!
|
|
|
|
只有小组成员才能发言,加入小组>>
2263个成员聚集在这个小组
加入小组给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1274 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1878 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4225 浏览 2 评论
8977 浏览 1 评论
3125 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1389浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1633浏览 2评论
1588浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1277浏览 2评论
1375浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-13 12:59 , Processed in 0.926715 second(s), Total 64, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号