完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
现在有个疑问是SYS/BIOS在多核情况下到底是如何部署的是一个SYS/BIOS系统运行在多个core上,还是每个core上都运行一个SYS/BIOS。其效果可不可以类比是window下的intel多核处理器?
|
|
相关推荐
5 个讨论
|
|
谢啦! 还想再问一下:多核Load program的时候,cmd中配置如下: .text : > MSMCSRAM .far : > MSMCSRAM .data : > MSMCSRAM .bss : > MSMCSRAM .cinit : > MSMCSRAM .cio : > MSMCSRAM .pinit : > MSMCSRAM .const : > MSMCSRAM .switch : > MSMCSRAM .bios : > MSMCSRAM .alignconst : > MSMCSRAM .init_array : > MSMCSRAM .fardata : > MSMCSRAM .neardata : > MSMCSRAM .rodata : > MSMCSRAM全部八个cores都load这个指导生成的.out文件,那么八个cores的程序会不会发生覆盖,或者八核重用一段代码? |
|
|
|
|
|
lq544 发表于 2018-8-3 06:47 会覆盖,不能这么做,每个核自己的段必须是单独的内存段,不能像你的例子这样指定到同一个内存区间里,必须在每个cmd文件里把MEMORY分开, 比如 core 0使用 0x0C000000-0x0C010000, core 1使用0x0C010000-0x0C020000等等, 共享的lib库或者数据可以放在同一段Memory里面。 |
|
|
|
|
|
hdfsf 发表于 2018-8-3 07:00 想接着问一下: 如果多个cores共用的都是一个project和cmd,load的时候全部load同样的.out文件,各个cores执行的功能是由coreID来区分的。 每个core的代码都是一样的,只不过是通过if,else判断选择了不同的分支执行而已,那么即使发生覆盖,代码还是保持不变。 那么直接将代码load到共享SRAM中作为共享代码段,所有的cores都从共享代码段开始执行,可以节省部分的内存。这种想法可不可行?会发生总线/数据竞争吗? |
|
|
|
|
|
只有小组成员才能发言,加入小组>>
514 浏览 1 评论
386 浏览 1 评论
583 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
831 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
688 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
128浏览 29评论
705浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
294浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
248浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
100浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-11 12:17 , Processed in 0.764367 second(s), Total 51, Slave 45 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号