完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
您好请教一下 10MHz的参考时钟clkref进入 要使一个板子上的FPGA(Xilinx zynq 7020)和ADC(AD9211)同步,FPGA工作和ADC的工作频率都是256MHz 现在方案有:
1 clkref进入FPGA,内部时钟管理模块倍频后256MHz 经管脚输出到ADC,实现时钟同源 2,采用外部PLL 生成两路256MHz时钟 分别进入FPGA和ADC 那个比较好? 谢谢 |
|
相关推荐
1个回答
|
|
方案1 好,共用一个时钟线较易实现同步。两路同高频信号易串扰。
|
|
|
|
只有小组成员才能发言,加入小组>>
2293个成员聚集在这个小组
加入小组1060 浏览 2 评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1433 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1974 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4299 浏览 2 评论
9100 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1692浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1724浏览 2评论
1060浏览 2评论
1723浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1433浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-23 21:28 , Processed in 0.609134 second(s), Total 75, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号