完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
你好,
你有参考过下面链接的信息么? http://processors.wiki.ti.com/index.php/TI81XX_PSP_VPSS_Video_Driver_User_Guide#VPSS_Library:_display0 |
|
|
|
物是人非aaa 发表于 2018-6-23 06:43 这个我参考了。 但是设置是失败的。 后来我又跟踪代码。发现帧率改成输出帧率改成30帧的时候,将会设置VPS_SYSTEM_VPLL_OUTPUT_VENC_D 时钟位74.25Mhz,可是PLL寄存器值修改成功后,vout1_clk仍然是148.5Mhz。不起作用 |
|
|
|
tianyu28 发表于 2018-6-23 06:52 你好, 请问你使用的软件是IPNC RDK么?你有修改过display link创建参数的displayRes为SYSTEM_Standard枚举里面的某个类型,例如SYSTEM_STD_1080P_30,可以成功么? |
|
|
|
物是人非aaa 发表于 2018-6-23 07:11 你好是displayLink中吧? 代码我已经跟过了,时钟是和deviceParams[SYSTEM_DC_VENC_HDMI].resolution有关,当设置成SYSTEM_STD_1080P_30时,时钟会设置成74.25Mhz。 我跟到HDVPSS驱动代码,也看到设置74.25Mhz 计算出分频参数是 M=594,N=19,M2=20, refclk是20Mhz。按照公式([M /(N+1)] * refclk* [1/M2])计算确实也是74.25Mhz。 但不知道为何vout1_clk管脚量出来就是148Mhz。而且这个管脚,时钟信号上还叠加了一个2V左右的高电平。这个正常吗? |
|
|
|
tianyu28 发表于 2018-6-23 07:31 你好, 你的pinmux是否配置正确?HDMI和VOUT1/DVO1是绑定的,两者的时序是一样的。 |
|
|
|
请问,您指的pinmux是哪个管脚?AE24吗,已经配置成vout1_clk了。感觉时钟选择不对。请问使用vout1输出的话, SYSTEM_VPLL_OUTPUT_VENC_D还是SYSTEM_VPLL_OUTPUT_VENC_A?? |
|
|
|
tianyu28 发表于 2018-6-23 08:01 SYSTEM_VPLL_OUTPUT_VENC_D |
|
|
|
刚才验证了,SYSTEM_VPLL_OUTPUT_VENC_D对应的是video1时钟,不行。 设置SYSTEM_VPLL_OUTPUT_VENC_A对应的是HDMI的,终于设置成功了。现在是74.25Mhz了。 谢谢您指导 |
|
|
|
tianyu28 发表于 2018-6-23 08:19 你好, 你使用的是vout1(DVO1)还是vout0(DVO2)啊,hdvpss文档的内容和寄存器描述和你的操作对不上。 clkc_venc_clksel DVO2_CLK_SELECT Digital Video Output 2 output clock 0 : hd_venc_a_clk 1 :hd_venc_a_clk/2 DVO1_CLK_SELECT Digital Video Output 1 output clock 0 : hd_venc_d_clk 1 :hd_venc_d_clk/2 |
|
|
|
物是人非aaa 发表于 2018-6-23 08:28 我使用的是vout1, 但却是要配置VENC_A,时钟才起作用 |
|
|
|
物是人非aaa 发表于 2018-6-23 08:28 确实我也糊涂了。按照文档中描述DVO1应该使用的是venc_d始终。但是代码中,注释却说venc_d是给video1。 在814x平台上venc_a是给dvo1提供时钟的 typedef enum [ SYSTEM_VPLL_OUTPUT_VENC_RF = 0, /**< Pixel clock frequency for the RF, Note: SD Pixel frequency will RF Clock Freq/4. This is Video0 PLL for DM385 */ SYSTEM_VPLL_OUTPUT_VENC_D, /**< VencD output clock. This is Video1 PLL for DM385 */ SYSTEM_VPLL_OUTPUT_VENC_A, /**< VencA output clock. For the TI814X, this is for DVO1. This is HDMI PLL for DM385 */ SYSTEM_VPLL_OUTPUT_HDMI, /**< HDMI output clock, this is used for HDMI display TI814X only. */ SYSTEM_VPLL_OUTPUT_MAX_VENC /**< This should be last Enum. */ ] System_VPllOutputClk; |
|
|
|
只有小组成员才能发言,加入小组>>
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
577 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1028 浏览 1 评论
677 浏览 0 评论
普中科技F28335开发板每次上电复位后数码管都会显示,如何熄灭它?
500 浏览 1 评论
1024 浏览 0 评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
130浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
102浏览 14评论
在使用3254进行录音的时候出现一个奇怪的现象,右声道有吱吱声,请教一下,是否是什么寄存器设置存在问题?
111浏览 13评论
TLV320芯片内部自带数字滤波功能,请问linein进来的模拟信号是否是先经过ADC的超采样?
109浏览 12评论
TPA6304-Q1: TPA6304 两片公用一组I2C的话,其中一片配置不成功怎么办
137浏览 10评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-10 15:22 , Processed in 0.766201 second(s), Total 66, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号