完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
我在画DM365的板子。在画内存DDR2与CPU的信号走线时,我并没有在信号上串接小阻值的电阻。我明白这样的小阻值电阻,在高频信号上起到减少或消除反射的噪音。
这些信号走线,长度在850mil左右。线宽为4mil。 我想问,在这种情况下,我是否可以通过控制这些信号走线的阻抗,再通过仿真这些信号,找到比较适合的阻抗值,从而同样达到减少或消除反射的噪音,满足信号完整性的要求。 |
|
相关推荐
2个回答
|
|
和制版厂说单端信号控制为50, 差分100即可。 DDR2按照规则布线即可。
|
|
|
|
楼上回答正解,通常DDR的布线不要差得太离谱,基本上都能工作 Leopard DM36x Board的DDR布得比较漂亮,请参考 |
|
|
|
只有小组成员才能发言,加入小组>>
586 浏览 1 评论
427 浏览 1 评论
620 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
910 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
709 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
193浏览 29评论
1156浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
323浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
286浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
135浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-3 22:47 , Processed in 0.976991 second(s), Total 78, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号