完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
最近看6678手册知道每个核都有自己的L1 L2 SRAM ,这没问题,但是看2.3节的Memory Map Summary ,发现除了core 0 到core7的 L1,L2地址,还有一个Local L1,L2 SRAM ,这里不太懂
Memory Map Summary中local L2的地址是0x0800000 ,core0 L2 SRAM 的映射地址是10800000,CorePac1 L2 SRAM的地址是11800000。 然后我翻以前的笔记,有这样一段话:地址0x0800000是C66X Corepac第0 核的L2存储器的全局基地址,则C66X CorePac的第0 核可用0x10800000或0x00800000来访问该地址,而其他核只能用0x10800000 是不是Memory Map Summary中的Local L2的地址是指每个核访问自己的L2 SRAM 的地址,即比如corex要访问自己的L2 SRAM,都可以用0x0800000这个地址,但是如果core1, core2 要访问core3的L2 SRAM ,就必须用Memory Map Summary中的CorePac3 L2 SRAM地址,即13800000? |
|
相关推荐
1个回答
|
|
对,每个core LL2的地址有局部及全局地址之分,局部基地址为0x00800000开始的memory只有core可见,全局基地址为0x1n800000(n为coreID,取值从0开始)开始的memory,这是包括core及其他master都可通过全局地址进行访问。
|
|
|
|
只有小组成员才能发言,加入小组>>
351 浏览 1 评论
545 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
790 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
660 浏览 1 评论
对于多级放大电路板,在PCB布局中,电源摆放的位置应该注意什么?
1140 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
83浏览 29评论
296浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
261浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
210浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
68浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-28 04:55 , Processed in 0.686580 second(s), Total 46, Slave 40 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号