完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
你好,如下图,DDR3的数据线为什么不是DDR_D0 连接DQ0, DDR_D1连接DQ1 按顺序连接,而是下面的跳跃的连接方法,这里怎么理解阿,象三星的就是顺序连接
![]() |
|
相关推荐
6个回答
|
|
|
|
|
|
你好,请问DDR的地址线是否也可以交错互连阿? |
|
|
|
|
|
|
|
DDR的数据线低8位和高8位之间为什么不可以交错互连阿,这里怎么理解,能详细点吗?是不是和大小端有关阿? |
|
|
|
虽然没有实践过,我觉得是可以的 只不过在DDR内部存储数据的时候和输出的数据不一样而已,需要有个映射关系。这个关系就是如何进行错位的 |
|
|
|
字节内数据线可以随意交换,字节间数据线不能交换,原因如下 DDR2的BYTE0对应时钟LDQS/LDQSn和掩码LDM,DDR2的BYTE1对应时钟UDQS/UDQSn和掩码UDM 既然每个BYTE对应一个掩码,故此CPU对DDR2的访问的最小单位是BYTE,因此:字节内数据线可以随意交换,字节间数据线不能交换。试想字节间交换:D0和D15交换,CPU发起访问涉及D0 BIT时,LDM有效,而UDM无效,而此时D0有时连到DDR2芯片的D15,那么岂不是这个BIT没法从DDR2芯片写入/读出。 地址线不能交换的原因在于:DDR2带有命令控制,DDR2芯片从地址线上接收命令,地址交换的话,CPU发出正确命令,DDR2芯片收到的却不是原来的命令,出错了。 SDRAM也是上述的原理。 |
|
|
|
只有小组成员才能发言,加入小组>>
796 浏览 1 评论
1059 浏览 0 评论
614 浏览 1 评论
463 浏览 1 评论
657 浏览 2 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
253浏览 29评论
1218浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
351浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
329浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
191浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-3-1 10:22 , Processed in 0.912322 second(s), Total 54, Slave 49 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191
|