完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
ti专家好,
有个问题,6670开发板的时钟拓扑如下, 但是在我的设计中,我把CDCE62005删除了,用GEN2去产生一个83.3MHz给6670的DDR3 controller时钟输入 GEN2 CDCE62005设置如下 我想问的是: 1.在这种配置下,CDCE62005产生一路83.3MHz给6670的DDR3时钟输入,经过6670 DDR3内部的PLL(M=31,D=1)去产生83.3MHz*(31+1)/(1+1)=1333.28MHz,看上去没问题。但是在这里请TI专家帮忙确认下!!板子已经开始画PCB了,时间有点紧张。 2.如果DDR3 DRAM不工作在标准频率1033、1333之类的,而是1210Mhz这样,那么DDR3能稳定工作吗? 谢谢!! |
|
相关推荐
1个回答
|
|
https://e2e.ti.com/support/dsp/c6000_multi-core_dsps/f/639/t/468047
|
|
|
|
只有小组成员才能发言,加入小组>>
585 浏览 1 评论
422 浏览 1 评论
617 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
906 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
708 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
190浏览 29评论
1152浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
323浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
284浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
135浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-2 15:54 , Processed in 0.662070 second(s), Total 43, Slave 38 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号