完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
如图,为CMOS RRIO 运算放大器各种带载后添加的零极点计算 该部分是讲CMOS RRIO运放自身的ZO计算,从而对带载后的零极点计算来分析稳定性。 问题:图1为空载时的运放等效图,为何此时会存在一零点,如何计算 图2为带容性负载时,添加了一个极点,从何看出CO,CL的串联状态,为何是极点 图3为带普通负载后,同样也添加了一个极点?为什么? 求通俗易懂的解释。 |
|
相关推荐 |
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1091 浏览 1 评论
基于FT600Q芯片 的USB3.0设计,为什么连接PC后设备无法识别?
1182 浏览 1 评论
889 浏览 0 评论
大佬们 运放电路前一级的放大器无论输入多少 输出都是1.58v
1560 浏览 4 评论
1477 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-24 11:25 , Processed in 0.445605 second(s), Total 40, Slave 33 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号