完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
`各位大侠,求助下,为什么allegro铺铜之后两个不同的铜皮之间不会自动避让? 请看上面的图,BOTTOM层已经铺了电源铜皮了,然后再铺一层GND铜皮,GND铜皮和电源铜皮没有避让,但是其他层都是好的,有人知道什么原因吗?不管是设置动态铜皮还是update shape,都不能解决,现在只能删除GND铜皮重新铺或者删除电源铜皮重新铺才能正常,是否有其他办法? ` |
|
相关推荐
1个回答
|
|
在status中使用smooth也没用,当前版本为16.6
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
分享资深硬件工程师用cadence仿真DDR3 SDRAM视频---- sigxplorer信号完整性仿真例子 ...
70974 浏览 312 评论
5279 浏览 1 评论
29636 浏览 2 评论
李增老师:Cadence Allegro 17.2 如何制作逼真的3D PCB模型和进行3D设计检查
12931 浏览 11 评论
Cadence 17.2的brd能有什么方法用16.6的打开吗?
37717 浏览 2 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-8-24 12:45 , Processed in 0.584482 second(s), Total 73, Slave 56 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号