完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
JESD204b接口已经在国内好几年,但是几乎没有一篇文章和其实际应用相关。
其实对于一个关于JESD204b接口ADC项目来讲一共大致有5个部分:ADC内核,ADC的JESD接口,[color=rgb(68, 68, 68) !important]FPGA的JESD接口,JESD时钟以及硬件部分。这5部分基本囊括了所需要真正调试的所有部分。 对于ADC内核,其实和一般的ADC相同,含有对模拟信号采样,对采样数据进行AD转换。再细说就有采样时钟频率是否含有对参考时钟有倍频功能,是否具有上下沿采样功能;对于ad转换部分不同公司的产品处理方式不一样,但最终就是将模拟信号转换为数字信号。 对于ADC的JESD接口,这部分相对较复杂。其主要负责将AD转换完的数据通过AD的一组高速串行总线传输到FPGA等。然而对于JESD接口需要有很多的配置,这些配置根据ADC的采样率,JESD帧大小以及时钟进行编写。时间有限,先不细说。 对于FPGA的JESD接口,说句废话就是接收ADC的数据。这里可以选择jesd的IP核,对这个IP核配置需要与对ADC的接口配置一致。 对于JESD时钟,这里主要是三个时钟,devclk--一般为adc采样时钟,专门给adc[color=rgb(68, 68, 68) !important]芯片;sysref--为参考时钟一般核devclk有整数倍关系,为组帧的参考时钟;coreclk--为fpga的ip 核参考时钟,此时钟需要配合每个lane传输速度以及8b/10b和fpga内部数据位宽确定;硬件部分为整个设计的基础,对于SI部分需要进行验证,最好的办法就是做出ADC与FPGA间每个lane的眼图。不用质疑,fpga是可以画眼图的。 对于这5个的具体细节等有时间再细说,因为涉及的东西太多太多。 svenlif |
|
相关推荐 |
|
只有小组成员才能发言,加入小组>>
885个成员聚集在这个小组
加入小组4535 浏览 0 评论
特权同学 Verilog边码边学 Lesson01 Vivado下载与安装
2648 浏览 1 评论
玩转Zynq连载50——[ex69] FIR滤波器IP仿真实例
4338 浏览 2 评论
玩转Zynq连载49——[ex68] MT9V034摄像头的图像FFT滤波处理
5270 浏览 1 评论
玩转Zynq连载48——[ex67] Vivado FFT和IFFT IP核应用实例
5319 浏览 0 评论
1944浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 21:03 , Processed in 0.600812 second(s), Total 60, Slave 45 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号