完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
本帖最后由 黎释 于 2017-5-17 16:57 编辑 ![]() 我在FPGA中调用AURORA_8b10b核时,发现在接受端RX_SRC_RDY_N一直为低电平,也就是说一直在接受数据, 可是我在发送端明明有拉高TX_SRC_RDY_N来暂停数据发送(发送空闲序列), 不明白这是为什么?我需要通过RX_SRC_RDY_N信号来作为下级的控制信号, 关键这个RX_SRC_RDY_N还是内部产生的, ![]() |
|
相关推荐
2个回答
|
|
信号在什么情况下应该拉高?没看到D2时段拉高吗?
|
|
|
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
双目视觉处理系统开发实例-基于米尔安路国产DR1M90开发板
1075 浏览 0 评论
1545 浏览 0 评论
基本FPGA或者树莓派或者其它微处理器(尽量压缩成本且完成项目)DFB激光器稳频
2083 浏览 1 评论
3190 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1316 浏览 0 评论
2463 浏览 58 评论
6269 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-25 07:30 , Processed in 0.713536 second(s), Total 73, Slave 56 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191