完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
如图所示,ADC采集被测电压,到FPGA 在FPGA中进行运算之后,再输出运算后的电压,由DAC完成数模转换 如果我的ADC的吞吐率和DAC的吞吐率不一致,比如ADC吞吐率为1.5MSPS,而DAC的吞吐率为1MSPS,会出现什么情况?怎么解决? |
|
相关推荐
1个回答
|
|
自己顶一下 我认为是最好一样 如果ADC的速度更快 可以加一个FIFO
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
931 浏览 1 评论
基于FT600Q芯片 的USB3.0设计,为什么连接PC后设备无法识别?
1092 浏览 1 评论
774 浏览 0 评论
大佬们 运放电路前一级的放大器无论输入多少 输出都是1.58v
1519 浏览 4 评论
1440 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-23 13:50 , Processed in 0.626877 second(s), Total 75, Slave 57 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号